Property |
Value |
dbo:abstract
|
- プロセス・アーキテクチャ最適化(英語: Process-Architecture-Optimization model)は、Intelが2016年に採用したプロセッサ開発モデルである。この3フェーズモデルでは、ダイの縮小の後に、マイクロアーキテクチャの変更が行われ、その後、最適化が行われる。これは、2006年にIntelが採用した2フェーズのTick-tockモデルを置き換えるものである。Intelによると、以前のモデルは、現在では持続可能なものではなくなっている。
*内はマイクロアーキテクチャ名
* 斜体は将来の計画 (ja)
- プロセス・アーキテクチャ最適化(英語: Process-Architecture-Optimization model)は、Intelが2016年に採用したプロセッサ開発モデルである。この3フェーズモデルでは、ダイの縮小の後に、マイクロアーキテクチャの変更が行われ、その後、最適化が行われる。これは、2006年にIntelが採用した2フェーズのTick-tockモデルを置き換えるものである。Intelによると、以前のモデルは、現在では持続可能なものではなくなっている。
*内はマイクロアーキテクチャ名
* 斜体は将来の計画 (ja)
|
dbo:wikiPageID
| |
dbo:wikiPageLength
|
- 2753 (xsd:nonNegativeInteger)
|
dbo:wikiPageRevisionID
| |
dbo:wikiPageWikiLink
| |
prop-ja:date
| |
prop-ja:langcode
| |
prop-ja:wikiPageUsesTemplate
| |
dct:subject
| |
rdfs:comment
|
- プロセス・アーキテクチャ最適化(英語: Process-Architecture-Optimization model)は、Intelが2016年に採用したプロセッサ開発モデルである。この3フェーズモデルでは、ダイの縮小の後に、マイクロアーキテクチャの変更が行われ、その後、最適化が行われる。これは、2006年にIntelが採用した2フェーズのTick-tockモデルを置き換えるものである。Intelによると、以前のモデルは、現在では持続可能なものではなくなっている。
*内はマイクロアーキテクチャ名
* 斜体は将来の計画 (ja)
- プロセス・アーキテクチャ最適化(英語: Process-Architecture-Optimization model)は、Intelが2016年に採用したプロセッサ開発モデルである。この3フェーズモデルでは、ダイの縮小の後に、マイクロアーキテクチャの変更が行われ、その後、最適化が行われる。これは、2006年にIntelが採用した2フェーズのTick-tockモデルを置き換えるものである。Intelによると、以前のモデルは、現在では持続可能なものではなくなっている。
*内はマイクロアーキテクチャ名
* 斜体は将来の計画 (ja)
|
rdfs:label
|
- プロセス・アーキテクチャ最適化モデル (ja)
- プロセス・アーキテクチャ最適化モデル (ja)
|
prov:wasDerivedFrom
| |
foaf:isPrimaryTopicOf
| |
is dbo:wikiPageWikiLink
of | |
is owl:sameAs
of | |
is foaf:primaryTopic
of | |