ゲート絶縁膜(ゲートぜつえんまく)とは、電界効果トランジスタ (FET) において、ゲートとチャネル(基板)の間に存在する。 最先端プロセスにおいて、ゲート絶縁体は以下のような多くの制限を受ける。 * 電気的にクリーンな基板との界面(低密度の電子の量子状態)。 * 高電気容量。FET相互コンダクタンスを増加させる。 * 厚さ。絶縁破壊やトンネル効果によるリーク電流を避ける。 電気容量と厚さの制限はほとんど直接的に互いに対立している。Si基板を用いたFETでは、基板材料であるシリコンを酸化した熱酸化シリコン(二酸化ケイ素、と呼ばれる)を主に用いている。これは熱酸化膜が非常にクリーンな界面を持つためである。TFTなどにおいては、ガラスの融点の関係上熱酸化はできず、プラズマを用いた化学気相成長(プラズマCVD)などで成膜がなされる。半導体業界では、同じ厚さでも電気容量が高くなる高誘電率の代替材料が求められている。 詳細は「High-k誘電体」を参照

Property Value
dbo:abstract
  • ゲート絶縁膜(ゲートぜつえんまく)とは、電界効果トランジスタ (FET) において、ゲートとチャネル(基板)の間に存在する。 最先端プロセスにおいて、ゲート絶縁体は以下のような多くの制限を受ける。 * 電気的にクリーンな基板との界面(低密度の電子の量子状態)。 * 高電気容量。FET相互コンダクタンスを増加させる。 * 厚さ。絶縁破壊やトンネル効果によるリーク電流を避ける。 電気容量と厚さの制限はほとんど直接的に互いに対立している。Si基板を用いたFETでは、基板材料であるシリコンを酸化した熱酸化シリコン(二酸化ケイ素、と呼ばれる)を主に用いている。これは熱酸化膜が非常にクリーンな界面を持つためである。TFTなどにおいては、ガラスの融点の関係上熱酸化はできず、プラズマを用いた化学気相成長(プラズマCVD)などで成膜がなされる。半導体業界では、同じ厚さでも電気容量が高くなる高誘電率の代替材料が求められている。 詳細は「High-k誘電体」を参照 (ja)
  • ゲート絶縁膜(ゲートぜつえんまく)とは、電界効果トランジスタ (FET) において、ゲートとチャネル(基板)の間に存在する。 最先端プロセスにおいて、ゲート絶縁体は以下のような多くの制限を受ける。 * 電気的にクリーンな基板との界面(低密度の電子の量子状態)。 * 高電気容量。FET相互コンダクタンスを増加させる。 * 厚さ。絶縁破壊やトンネル効果によるリーク電流を避ける。 電気容量と厚さの制限はほとんど直接的に互いに対立している。Si基板を用いたFETでは、基板材料であるシリコンを酸化した熱酸化シリコン(二酸化ケイ素、と呼ばれる)を主に用いている。これは熱酸化膜が非常にクリーンな界面を持つためである。TFTなどにおいては、ガラスの融点の関係上熱酸化はできず、プラズマを用いた化学気相成長(プラズマCVD)などで成膜がなされる。半導体業界では、同じ厚さでも電気容量が高くなる高誘電率の代替材料が求められている。 詳細は「High-k誘電体」を参照 (ja)
dbo:thumbnail
dbo:wikiPageID
  • 690650 (xsd:integer)
dbo:wikiPageLength
  • 946 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID
  • 86109985 (xsd:integer)
dbo:wikiPageWikiLink
prop-en:wikiPageUsesTemplate
dct:subject
rdfs:comment
  • ゲート絶縁膜(ゲートぜつえんまく)とは、電界効果トランジスタ (FET) において、ゲートとチャネル(基板)の間に存在する。 最先端プロセスにおいて、ゲート絶縁体は以下のような多くの制限を受ける。 * 電気的にクリーンな基板との界面(低密度の電子の量子状態)。 * 高電気容量。FET相互コンダクタンスを増加させる。 * 厚さ。絶縁破壊やトンネル効果によるリーク電流を避ける。 電気容量と厚さの制限はほとんど直接的に互いに対立している。Si基板を用いたFETでは、基板材料であるシリコンを酸化した熱酸化シリコン(二酸化ケイ素、と呼ばれる)を主に用いている。これは熱酸化膜が非常にクリーンな界面を持つためである。TFTなどにおいては、ガラスの融点の関係上熱酸化はできず、プラズマを用いた化学気相成長(プラズマCVD)などで成膜がなされる。半導体業界では、同じ厚さでも電気容量が高くなる高誘電率の代替材料が求められている。 詳細は「High-k誘電体」を参照 (ja)
  • ゲート絶縁膜(ゲートぜつえんまく)とは、電界効果トランジスタ (FET) において、ゲートとチャネル(基板)の間に存在する。 最先端プロセスにおいて、ゲート絶縁体は以下のような多くの制限を受ける。 * 電気的にクリーンな基板との界面(低密度の電子の量子状態)。 * 高電気容量。FET相互コンダクタンスを増加させる。 * 厚さ。絶縁破壊やトンネル効果によるリーク電流を避ける。 電気容量と厚さの制限はほとんど直接的に互いに対立している。Si基板を用いたFETでは、基板材料であるシリコンを酸化した熱酸化シリコン(二酸化ケイ素、と呼ばれる)を主に用いている。これは熱酸化膜が非常にクリーンな界面を持つためである。TFTなどにおいては、ガラスの融点の関係上熱酸化はできず、プラズマを用いた化学気相成長(プラズマCVD)などで成膜がなされる。半導体業界では、同じ厚さでも電気容量が高くなる高誘電率の代替材料が求められている。 詳細は「High-k誘電体」を参照 (ja)
rdfs:label
  • ゲート絶縁膜 (ja)
  • ゲート絶縁膜 (ja)
prov:wasDerivedFrom
foaf:depiction
foaf:isPrimaryTopicOf
is dbo:wikiPageWikiLink of
is owl:sameAs of
is foaf:primaryTopic of