| Property |
Value |
| dbo:abstract
|
- Super Harvard Architecture Single-Chip Computer (SHARC)は、アナログ・デバイセズのDSPで、高性能な浮動小数点と固定小数点演算を特徴とする。SHARCは、幅広い信号処理用途に利用されており、CPU 1個による砲弾の制御から、CPU 1000個によりOTHレーダーの信号処理用コンピューターまで用途が存在する。SHARCは1994年1月ごろに設計された。 SHARCプロセッサーは、単位消費電力当たりの浮動小数点演算性能が良好であるため利用されている。 SHARCプロセッサーは、典型的には近隣のSHARCプロセッサーとシリアル接続されることで、低コストでSMPの代替として利用できるようになっている。 (ja)
- Super Harvard Architecture Single-Chip Computer (SHARC)は、アナログ・デバイセズのDSPで、高性能な浮動小数点と固定小数点演算を特徴とする。SHARCは、幅広い信号処理用途に利用されており、CPU 1個による砲弾の制御から、CPU 1000個によりOTHレーダーの信号処理用コンピューターまで用途が存在する。SHARCは1994年1月ごろに設計された。 SHARCプロセッサーは、単位消費電力当たりの浮動小数点演算性能が良好であるため利用されている。 SHARCプロセッサーは、典型的には近隣のSHARCプロセッサーとシリアル接続されることで、低コストでSMPの代替として利用できるようになっている。 (ja)
|
| dbo:wikiPageExternalLink
| |
| dbo:wikiPageID
| |
| dbo:wikiPageLength
|
- 2381 (xsd:nonNegativeInteger)
|
| dbo:wikiPageRevisionID
| |
| dbo:wikiPageWikiLink
| |
| prop-en:wikiPageUsesTemplate
| |
| dct:subject
| |
| rdfs:comment
|
- Super Harvard Architecture Single-Chip Computer (SHARC)は、アナログ・デバイセズのDSPで、高性能な浮動小数点と固定小数点演算を特徴とする。SHARCは、幅広い信号処理用途に利用されており、CPU 1個による砲弾の制御から、CPU 1000個によりOTHレーダーの信号処理用コンピューターまで用途が存在する。SHARCは1994年1月ごろに設計された。 SHARCプロセッサーは、単位消費電力当たりの浮動小数点演算性能が良好であるため利用されている。 SHARCプロセッサーは、典型的には近隣のSHARCプロセッサーとシリアル接続されることで、低コストでSMPの代替として利用できるようになっている。 (ja)
- Super Harvard Architecture Single-Chip Computer (SHARC)は、アナログ・デバイセズのDSPで、高性能な浮動小数点と固定小数点演算を特徴とする。SHARCは、幅広い信号処理用途に利用されており、CPU 1個による砲弾の制御から、CPU 1000個によりOTHレーダーの信号処理用コンピューターまで用途が存在する。SHARCは1994年1月ごろに設計された。 SHARCプロセッサーは、単位消費電力当たりの浮動小数点演算性能が良好であるため利用されている。 SHARCプロセッサーは、典型的には近隣のSHARCプロセッサーとシリアル接続されることで、低コストでSMPの代替として利用できるようになっている。 (ja)
|
| rdfs:label
|
- Super Harvard Architecture Single-Chip Computer (ja)
- Super Harvard Architecture Single-Chip Computer (ja)
|
| prov:wasDerivedFrom
| |
| foaf:isPrimaryTopicOf
| |
| is dbo:wikiPageWikiLink
of | |
| is owl:sameAs
of | |
| is foaf:primaryTopic
of | |