This HTML5 document contains 48 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dcthttp://purl.org/dc/terms/
template-jahttp://ja.dbpedia.org/resource/Template:
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
dbpedia-wikidatahttp://wikidata.dbpedia.org/resource/
rdfshttp://www.w3.org/2000/01/rdf-schema#
freebasehttp://rdf.freebase.com/ns/
n8http://commons.wikimedia.org/wiki/Special:FilePath/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n11http://ja.dbpedia.org/resource/Category:
n12http://ja.dbpedia.org/resource/MT/
owlhttp://www.w3.org/2002/07/owl#
wikipedia-jahttp://ja.wikipedia.org/wiki/
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
n16http://ja.dbpedia.org/resource/ファイル:
dbpedia-jahttp://ja.dbpedia.org/resource/
prop-jahttp://ja.dbpedia.org/property/

Statements

Subject Item
dbpedia-wikidata:Q1547351
owl:sameAs
dbpedia-ja:Slot_2
Subject Item
dbpedia-ja:CPUソケット
dbo:wikiPageWikiLink
dbpedia-ja:Slot_2
Subject Item
dbpedia-ja:P6マイクロアーキテクチャ
dbo:wikiPageWikiLink
dbpedia-ja:Slot_2
Subject Item
dbpedia-ja:Slot_2
rdfs:label
Slot 2
rdfs:comment
Slot 2は、インテルが一部のPentium II Xeonと一部のPentium III Xeonで使用した330接点のエッジコネクタの、物理的・電気的仕様である。 最初に導入されたとき、Slot 1のPentium IIは、ホーム/デスクトップとローエンドのSMP市場のPentiumとPentium Proプロセッサを置き換えることを意図していた。マルチプロセッサのワークステーション/サーバをターゲットとしていたPentium II Xeonは、512 - 2048KBまでのL2キャッシュの選択範囲とフルスピードのオフ・ダイL2キャッシュ(Pentimu IIはコスト削減のため、CPUスピードの半分で動作する、より安価なサードパーティーのSRAMチップを使用した)を除いて、同じP6 Deschutesコアの後期のPentium IIと非常に良く似ていた。
owl:sameAs
freebase:m.02wc82
dct:subject
n11:インテルのCPUソケット
dbo:wikiPageID
1708626
dbo:wikiPageRevisionID
92436636
dbo:wikiPageWikiLink
dbpedia-ja:Pentium_II dbpedia-ja:インテル dbpedia-ja:Pentium_III dbpedia-ja:Pentium_Pro dbpedia-ja:Socket_370 n11:インテルのCPUソケット n12:s dbpedia-ja:Xeon dbpedia-ja:ワークステーション dbpedia-ja:Pentium dbpedia-ja:Slot_1 dbpedia-ja:サードパーティー dbpedia-ja:Slot_A dbpedia-ja:CPUソケット dbpedia-ja:対称型マルチプロセッシング dbpedia-ja:P6マイクロアーキテクチャ dbpedia-ja:サーバ n16:Slot_2.jpg
prop-ja:wikiPageUsesTemplate
template-ja:Infobox_CPUソケット template-ja:Intelsock template-ja:FOLDOC
prop-ja:protocol
GTL+、後にAGTL+
dbo:thumbnail
n8:Slot_2.jpg?width=300
foaf:depiction
n8:Slot_2.jpg
prop-ja:name
Slot 2
prop-ja:type
Slot
prop-ja:voltage
1.3000000000000000444
prop-ja:contacts
330
prop-ja:formfactors
SC330
prop-ja:fsb
100133
prop-ja:processors
dbpedia-ja:Xeon dbpedia-ja:インテル
dbo:abstract
Slot 2は、インテルが一部のPentium II Xeonと一部のPentium III Xeonで使用した330接点のエッジコネクタの、物理的・電気的仕様である。 最初に導入されたとき、Slot 1のPentium IIは、ホーム/デスクトップとローエンドのSMP市場のPentiumとPentium Proプロセッサを置き換えることを意図していた。マルチプロセッサのワークステーション/サーバをターゲットとしていたPentium II Xeonは、512 - 2048KBまでのL2キャッシュの選択範囲とフルスピードのオフ・ダイL2キャッシュ(Pentimu IIはコスト削減のため、CPUスピードの半分で動作する、より安価なサードパーティーのSRAMチップを使用した)を除いて、同じP6 Deschutesコアの後期のPentium IIと非常に良く似ていた。 242接点のSlot 1コネクタの設計は、XeonのフルスピードのL2キャッシュをサポートしなかったため、330接点に拡張したコネクタが開発された。この新しいコネクタは'Slot 2'と名付けられ、Pentium II Xeonと最初の2つのPentium III Xeon(コードネーム'Tanner'と'Cascades')で使用された。Slot 2は、最終的にPentium III Tualatinで使用されたSocket 370に置き換えられた。同一であるという事実にもかかわらず、一部のTualatin Pentium IIIは'Pentium III'として出荷され、一部は'Xeon'として出荷された。
dbo:wikiPageLength
1488
prov:wasDerivedFrom
wikipedia-ja:Slot_2?oldid=92436636&ns=0
foaf:isPrimaryTopicOf
wikipedia-ja:Slot_2
Subject Item
dbpedia-ja:Xeon
dbo:wikiPageWikiLink
dbpedia-ja:Slot_2
prop-ja:ソケット
dbpedia-ja:Slot_2
Subject Item
wikipedia-ja:Slot_2
foaf:primaryTopic
dbpedia-ja:Slot_2