This HTML5 document contains 160 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n17https://pc.watch.impress.co.jp/docs/column/kaigai/
dcthttp://purl.org/dc/terms/
template-jahttp://ja.dbpedia.org/resource/Template:
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
dbpedia-wikidatahttp://wikidata.dbpedia.org/resource/
n20https://www.hpcwire.com/off-the-wire/european-processor-initiative-epac1-0-risc-v-core-boots-linux-on-fpga/
rdfshttp://www.w3.org/2000/01/rdf-schema#
n13https://www.fpga-cores.com/instant-soc/
n18https://riscv.org/publications/
n8http://commons.wikimedia.org/wiki/Special:FilePath/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
owlhttp://www.w3.org/2002/07/owl#
n7http://ja.dbpedia.org/resource/Category:
n16https://www.ultrasoc.com/technology-2/risc-v/
wikipedia-jahttp://ja.wikipedia.org/wiki/
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
n4http://ja.dbpedia.org/resource/ファイル:
dbpedia-jahttp://ja.dbpedia.org/resource/
prop-jahttp://ja.dbpedia.org/property/

Statements

Subject Item
dbpedia-wikidata:Q17637401
owl:sameAs
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:Apache_Mynewt
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:CPU年表
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:FreeBSD
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
prop-ja:supportedPlatforms
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:FreeRTOS
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:GRAPE
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:GUIDパーティションテーブル
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:Genode
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
prop-ja:supportedPlatforms
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:Linux-libre
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:Linuxカーネル
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:MicroPython
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:Musl
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:NetBSD
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
prop-ja:supportedPlatforms
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:OpenCores
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:OpenHarmony
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
prop-ja:supportedPlatforms
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:Pixel_Visual_Core
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:RISC
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:RISC-V
rdfs:label
RISC-V
rdfs:comment
RISC-V(リスク ファイブ)は、確立された縮小命令セットコンピュータ (RISC) の原則に基づいたオープン標準の命令セットアーキテクチャ (ISA) である。他の多くのISA設計とは異なり、RISC-V ISAは、使用料のかからないオープンソースライセンスで提供されている。多くの企業がRISC-Vハードウェアを提供したり、発表したりしており、RISC-Vをサポートするオープンソースのオペレーティングシステムが利用可能であり、いくつかの一般的なソフトウェアツールチェーンで命令セットがサポートされている。 ISAの128ビット伸張版の命令セットスペースが確保されたのは、60年にわたる業界の経験から、最も回復不可能な命令セット設計上の誤りはメモリに対するアドレス空間の不足であることが示されているからである。2016年時点で、128ビットISAは意図的に未定義のままであるが、これは、このような大規模なメモリシステムでの実用的な経験がまだほとんどないためである。 このプロジェクトは2010年にカリフォルニア大学バークレー校で開始されたが、貢献者の多くは大学とは関係のないボランティアである。他のアカデミックな設計は、一般的に説明を簡単にするためだけに最適化されているのに対し、RISC-Vの命令セットは、実用的なコンピュータで使用できるように設計されている。
dct:subject
n7:マイクロプロセッサ n7:命令セットアーキテクチャ n7:オープンソースハードウェア
dbo:wikiPageID
3507187
dbo:wikiPageRevisionID
92543078
dbo:wikiPageWikiLink
dbpedia-ja:国防高等研究計画局 dbpedia-ja:符号拡張 n4:RISC-V-logo.svg dbpedia-ja:デイビッド・パターソン_(計算機科学者) dbpedia-ja:Debian dbpedia-ja:ボローニャ大学 dbpedia-ja:GNUコンパイラコレクション dbpedia-ja:JavaScript dbpedia-ja:LLVM dbpedia-ja:Das_U-Boot dbpedia-ja:QEMU dbpedia-ja:Chisel dbpedia-ja:IPコア dbpedia-ja:バークレイRISC dbpedia-ja:RapidIO n7:マイクロプロセッサ dbpedia-ja:Google dbpedia-ja:ウェブブラウザ dbpedia-ja:マイクロコントローラ dbpedia-ja:ARMホールディングス dbpedia-ja:Verilog dbpedia-ja:ロケット号 dbpedia-ja:BAEシステムズ dbpedia-ja:命令セット dbpedia-ja:アドバンスト・マイクロ・デバイセズ dbpedia-ja:BSDライセンス dbpedia-ja:SiFive dbpedia-ja:ミップス・テクノロジーズ dbpedia-ja:ソドー島 dbpedia-ja:64ビット dbpedia-ja:パーソナルコンピュータ dbpedia-ja:後藤弘茂 dbpedia-ja:RISC dbpedia-ja:L4マイクロカーネルファミリー dbpedia-ja:GNU_Compiler_Collection n7:命令セットアーキテクチャ dbpedia-ja:スーパーコンピュータ dbpedia-ja:ウエスタンデジタル dbpedia-ja:オラクル_(企業) dbpedia-ja:きかんしゃトーマス dbpedia-ja:OpenRISC dbpedia-ja:華為技術 dbpedia-ja:オープンソースハードウェア dbpedia-ja:IBM dbpedia-ja:オープンソースライセンス dbpedia-ja:DLX dbpedia-ja:OpenSPARC dbpedia-ja:チューリッヒ工科大学 dbpedia-ja:NVIDIA dbpedia-ja:NVIDIA_GeForce dbpedia-ja:秘密保持契約 dbpedia-ja:クアルコム dbpedia-ja:カリフォルニア大学バークレー校 dbpedia-ja:組み込みシステム dbpedia-ja:並列計算 dbpedia-ja:32ビット dbpedia-ja:ケンブリッジ大学 dbpedia-ja:FreeBSD dbpedia-ja:カリフォルニア大学バークレイ校 dbpedia-ja:アウト・オブ・オーダー実行 dbpedia-ja:パブリックドメイン dbpedia-ja:ハードウェア記述言語 dbpedia-ja:Impress_Watch dbpedia-ja:マイクロン・テクノロジ dbpedia-ja:オペレーティングシステム dbpedia-ja:中国科学院 n7:オープンソースハードウェア dbpedia-ja:モノのインターネット dbpedia-ja:フリーズ_(ソフトウェア工学) dbpedia-ja:System-on-a-chip dbpedia-ja:NXPセミコンダクターズ dbpedia-ja:GNU_General_Public_License dbpedia-ja:ラティスセミコンダクター dbpedia-ja:アリババグループ dbpedia-ja:FPGA dbpedia-ja:IEEE_754 dbpedia-ja:ヒューレット・パッカード・エンタープライズ dbpedia-ja:Linux dbpedia-ja:Fedora dbpedia-ja:Microsemi n4:Yunsup_Lee_holding_RISC_V_prototype_chip.jpg dbpedia-ja:19インチラック dbpedia-ja:NetBSD dbpedia-ja:OpenCores dbpedia-ja:ツールチェーン dbpedia-ja:ウェスタン・デジタル
dbo:wikiPageExternalLink
n13: n16: n17:1094808.html n18: n20:
prop-ja:wikiPageUsesTemplate
template-ja:仮リンク template-ja:Processor_architectures template-ja:マイクロコントローラ template-ja:Official_website template-ja:As_of template-ja:Reflist template-ja:Start_date_and_age template-ja:Citation_needed template-ja:Infobox_CPU_architecture template-ja:Computer-stub template-ja:En_icon
dbo:thumbnail
n8:RISC-V-logo.svg?width=300
foaf:depiction
n8:RISC-V-logo.svg n8:Yunsup_Lee_holding_RISC_V_prototype_chip.jpg
prop-ja:designer
dbpedia-ja:カリフォルニア大学バークレイ校
prop-ja:name
RISC-V
prop-ja:open
Yes
prop-ja:type
Load-store
prop-ja:version
2.2000000000000001776
prop-ja:bits
3264128
prop-ja:branching
Compare-and-branch
prop-ja:design
RISC
prop-ja:encoding
Variable
prop-ja:endianness
Little
prop-ja:extensions
M, A, F, D, Q, C, P
prop-ja:fpr
32
prop-ja:gpr
1632
dbo:abstract
RISC-V(リスク ファイブ)は、確立された縮小命令セットコンピュータ (RISC) の原則に基づいたオープン標準の命令セットアーキテクチャ (ISA) である。他の多くのISA設計とは異なり、RISC-V ISAは、使用料のかからないオープンソースライセンスで提供されている。多くの企業がRISC-Vハードウェアを提供したり、発表したりしており、RISC-Vをサポートするオープンソースのオペレーティングシステムが利用可能であり、いくつかの一般的なソフトウェアツールチェーンで命令セットがサポートされている。 RISC-V ISAの注目すべき特徴は、ロードストア・アーキテクチャ、CPU内のマルチプレクサを簡素化するビットパターン、IEEE 754浮動小数点、アーキテクチャ的に中立な設計、符号拡張を高速化するために最上位ビットを固定位置に配置することなどである。命令セットは、幅広い用途に対応できるように設計されている。可変幅で拡張可能なので、常により多くのエンコーディングビットを追加することができる。32、64、128ビットの3つのワード幅と、さまざまなサブセットをサポートしている。各サブセットの定義は、3つのワード幅によって若干異なる。サブセットは、小型の組み込みシステム、パーソナルコンピュータ、ベクトルプロセッサを搭載したスーパーコンピュータ、倉庫規模の19インチラックマウント並列コンピュータをサポートしている。 ISAの128ビット伸張版の命令セットスペースが確保されたのは、60年にわたる業界の経験から、最も回復不可能な命令セット設計上の誤りはメモリに対するアドレス空間の不足であることが示されているからである。2016年時点で、128ビットISAは意図的に未定義のままであるが、これは、このような大規模なメモリシステムでの実用的な経験がまだほとんどないためである。 このプロジェクトは2010年にカリフォルニア大学バークレー校で開始されたが、貢献者の多くは大学とは関係のないボランティアである。他のアカデミックな設計は、一般的に説明を簡単にするためだけに最適化されているのに対し、RISC-Vの命令セットは、実用的なコンピュータで使用できるように設計されている。 2019年6月の時点で、ユーザスペースISAのバージョン2.2と特権ISAのバージョン1.11は凍結されており、ソフトウェアとハードウェアの開発を進めることができる。デバッグ仕様は、ドラフトとしてバージョン0.13.2が用意されている。
dbo:wikiPageLength
30062
prov:wasDerivedFrom
wikipedia-ja:RISC-V?oldid=92543078&ns=0
foaf:isPrimaryTopicOf
wikipedia-ja:RISC-V
Subject Item
dbpedia-ja:Rust_(プログラミング言語)
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:SiFive
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:VxWorks
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:Zephyr_(オペレーティングシステム)
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:デイビッド・パターソン_(計算機科学者)
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:ミップス・テクノロジーズ
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:ルネサスエレクトロニクス
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:命令セット
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
dbpedia-ja:遅延スロット
dbo:wikiPageWikiLink
dbpedia-ja:RISC-V
Subject Item
wikipedia-ja:RISC-V
foaf:primaryTopic
dbpedia-ja:RISC-V