This HTML5 document contains 61 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dcthttp://purl.org/dc/terms/
template-jahttp://ja.dbpedia.org/resource/Template:
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
n22http://www.intel.com/design/chipsets/industry/
dbpedia-wikidatahttp://wikidata.dbpedia.org/resource/
n13http://www.opencores.org/projects.cgi/web/wb_lpc/
n16https://web.archive.org/web/20071028030435/http:/www.smsc.com/main/tools/papers/
n14http://ja.dbpedia.org/resource/スーパーI/
rdfshttp://www.w3.org/2000/01/rdf-schema#
n12http://ja.dbpedia.org/resource/Basic_Input/
freebasehttp://rdf.freebase.com/ns/
n21http://ja.dbpedia.org/resource/PC/
n15http://commons.wikimedia.org/wiki/Special:FilePath/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
owlhttp://www.w3.org/2002/07/owl#
n5http://ja.dbpedia.org/resource/Category:
wikipedia-jahttp://ja.wikipedia.org/wiki/
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
n17http://ja.dbpedia.org/resource/ファイル:
dbpedia-jahttp://ja.dbpedia.org/resource/
prop-jahttp://ja.dbpedia.org/property/

Statements

Subject Item
dbpedia-ja:Industry_Standard_Architecture
dbo:wikiPageWikiLink
dbpedia-ja:Low_Pin_Count
Subject Item
dbpedia-ja:LPC
dbo:wikiPageWikiLink
dbpedia-ja:Low_Pin_Count
dbo:wikiPageDisambiguates
dbpedia-ja:Low_Pin_Count
Subject Item
dbpedia-ja:Low_Pin_Count
rdfs:label
Low Pin Count
rdfs:comment
Low Pin Count バス、またはLPCバスは、低帯域幅のデバイス(BIOS ROMやスーパーI/Oチップで接続されるいわゆるレガシーデバイス)をCPUと接続するバスで、IBM互換パーソナルコンピュータで使われている。レガシーデバイスとしては、シリアルポート、パラレルポート、キーボード、マウス、フロッピーディスクコントローラ、さらに最近では Trusted Platform Module などがある。LPCバスは物理的には、PCのマザーボード上でサウスブリッジチップに接続している配線である。 LPCの利点は信号線が7本しかない点で、常に混み合っている最近のマザーボードにとっては配置が容易になる。また、LPCインタフェースを採用した集積回路は、ISA対応の同等のチップに比べてピン数が30本乃至72本削減できる。さらに組み込みを容易にするため、PCI バスと同じクロックレートを採用している。なお、LPCはマザーボード上でのみの使用を前提とし、そのためLPC用コネクタ規格が存在しない。 LPC仕様では7本の信号線が必須であり、双方向のデータ転送を行う。うち4本はアドレスとデータを重畳させて運ぶ。残る3本(フレーム、リセット、クロック)は制御信号用であり、特にリセットとクロックはPCIのPCIRST#およびPCICLKと共通化できる。
owl:sameAs
freebase:m.0661vs
dct:subject
n5:コンピュータバス
dbo:wikiPageID
1815427
dbo:wikiPageRevisionID
77264223
dbo:wikiPageWikiLink
dbpedia-ja:ユニバーサル・シリアル・バス dbpedia-ja:バス_(コンピュータ) dbpedia-ja:レガシーデバイス dbpedia-ja:Read_Only_Memory dbpedia-ja:フロッピーディスク dbpedia-ja:インテル dbpedia-ja:パラレルポート dbpedia-ja:キビバイト n17:Motherboard_diagram.svg dbpedia-ja:パーソナルコンピュータ n14:O dbpedia-ja:キーボード_(コンピュータ) dbpedia-ja:マウス_(コンピュータ) dbpedia-ja:Trusted_Platform_Module n12:Output_System dbpedia-ja:サウスブリッジ dbpedia-ja:デバイス帯域幅の一覧 dbpedia-ja:シリアルポート dbpedia-ja:マザーボード n5:コンピュータバス dbpedia-ja:Peripheral_Component_Interconnect dbpedia-ja:Industry_Standard_Architecture n21:AT互換機 n17:Elitegroup_755-A2_-_ITE_IT8705F-6678.jpg dbpedia-ja:CPU dbpedia-ja:Direct_Memory_Access
dbo:wikiPageExternalLink
n13:overview n16:serirq60.doc n22:lpc.htm
prop-ja:wikiPageUsesTemplate
template-ja:コンピュータバス template-ja:Wayback template-ja:DOClink
dbo:thumbnail
n15:Elitegroup_755-A2_-_ITE_IT8705F-6678.jpg?width=300
foaf:depiction
n15:Motherboard_diagram.svg n15:Elitegroup_755-A2_-_ITE_IT8705F-6678.jpg
prop-ja:date
20090306232233
prop-ja:title
Wishbone LPC Host and Peripheral Bridge(オープンソースのLPCコア)
prop-ja:url
n13:overview
dbo:abstract
Low Pin Count バス、またはLPCバスは、低帯域幅のデバイス(BIOS ROMやスーパーI/Oチップで接続されるいわゆるレガシーデバイス)をCPUと接続するバスで、IBM互換パーソナルコンピュータで使われている。レガシーデバイスとしては、シリアルポート、パラレルポート、キーボード、マウス、フロッピーディスクコントローラ、さらに最近では Trusted Platform Module などがある。LPCバスは物理的には、PCのマザーボード上でサウスブリッジチップに接続している配線である。 LPCバスは1998年、インテルが Industry Standard Architecture (ISA) バスの代替として提案したバス規格である。この頃インテルはパーソナルコンピュータ向けに、高機能化するCPUや最新インターフェース開発に事業を集中しだしており、なかでもレガシーの代替であるUSBの普及を推進していた。しかしいまだに多くのユーザがレガシーデバイスの利用継続を望んでおり、またこの頃は周辺機器メーカーもUSBの採用には消極的であった。しかしインテルはレガシーインターフェースの利用は過渡的なものと判断し、サウスブリッジからのレガシー削減と過渡的な代替ISAバスの提供を決めた。ソフトウェアから見るとISAとよく似ているが物理的には全く異なり、ISAが8.33MHz動作の16ビットバスだったのに対して、LPCバスは4倍の33.3MHz動作でバスは逆に1/4の4ビット幅である。 LPCの利点は信号線が7本しかない点で、常に混み合っている最近のマザーボードにとっては配置が容易になる。また、LPCインタフェースを採用した集積回路は、ISA対応の同等のチップに比べてピン数が30本乃至72本削減できる。さらに組み込みを容易にするため、PCI バスと同じクロックレートを採用している。なお、LPCはマザーボード上でのみの使用を前提とし、そのためLPC用コネクタ規格が存在しない。 LPC仕様では7本の信号線が必須であり、双方向のデータ転送を行う。うち4本はアドレスとデータを重畳させて運ぶ。残る3本(フレーム、リセット、クロック)は制御信号用であり、特にリセットとクロックはPCIのPCIRST#およびPCICLKと共通化できる。 仕様にはオプションの6本の信号線が定義されていて、割り込み、DMA、スリープ状態からのシステム起動、電源が切れることをLPC機器に知らせるといった用途に使用できる。 LPCのデータ転送レートは、バスアクセスの種類(I/O、メモリ、DMA、ファームウェア)に依存するが、いずれの場合もISAより若干高速である。33.3MHzでの典型的なI/O転送レートは約2.56Mbyte/sである。
foaf:isPrimaryTopicOf
wikipedia-ja:Low_Pin_Count
dbo:wikiPageLength
2124
prov:wasDerivedFrom
wikipedia-ja:Low_Pin_Count?oldid=77264223&ns=0
Subject Item
dbpedia-wikidata:Q1320152
owl:sameAs
dbpedia-ja:Low_Pin_Count
Subject Item
n12:Output_System
dbo:wikiPageWikiLink
dbpedia-ja:Low_Pin_Count
Subject Item
dbpedia-ja:インテル_チップセット
dbo:wikiPageWikiLink
dbpedia-ja:Low_Pin_Count
Subject Item
n14:O
dbo:wikiPageWikiLink
dbpedia-ja:Low_Pin_Count
Subject Item
dbpedia-ja:バス_(コンピュータ)
dbo:wikiPageWikiLink
dbpedia-ja:Low_Pin_Count
Subject Item
dbpedia-ja:LPCバス
dbo:wikiPageWikiLink
dbpedia-ja:Low_Pin_Count
dbo:wikiPageRedirects
dbpedia-ja:Low_Pin_Count
Subject Item
dbpedia-ja:LPCIO
dbo:wikiPageWikiLink
dbpedia-ja:Low_Pin_Count
dbo:wikiPageRedirects
dbpedia-ja:Low_Pin_Count
Subject Item
wikipedia-ja:Low_Pin_Count
foaf:primaryTopic
dbpedia-ja:Low_Pin_Count